长春维鸿东光电子器材有限公司
您的位置:网站首页 > 招贤纳士 > 正文

硬件工程师谈高速PCB信号走线规则TOP9

作者:大海 来源: 日期:2017-10-19 17:04:38 人气: 标签:硬件工程师

  设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。屏蔽线mil,打孔接地。

  由于PCB板的密度越来越高,很多PCBLAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

  时钟信号等高速信号网络,在多层的PCB走线的时候一旦产生了开环的结果,将产生线形天线,增加EMI的辐射强度。

  高速信号,在层与层之间切换的时候必须特性的连续,否则会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线必须连续。

  在高速PCB设计中,线板特性的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。

  图示为菊花链式拓扑结构,一般用于几Mhz的情况下为益。高速PCB设计中使用后端的星形对称结构。

  检查信号线的长度和信号的频率是否构成谐振,即当布线的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

  所有的高速信号必须有良好的回流径。尽可能地时钟等高速信号的回流径最小。否则会极大的增加辐射,并且辐射的大小和信号径和回流径所包围的面积成正比。

  退耦电容的摆放的非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

  推荐:

  

读完这篇文章后,您心情如何?
0
0
0
0
0
0
0
0
本文网址:
下一篇:没有资料
技术支持:FXTCopyright @ 长春维鸿东光电子器材有限公司